

## Arora V Hardened MIPI D-PHY 用户指南

UG296-1.0, 2023-09-28

#### 版权所有 © 2023 广东高云半导体科技股份有限公司

GO₩IN高云, Gowin、云源、高云均为广东高云半导体科技股份有限公司注册商标, 本手册中提到的其他任何商标, 其所有权利属其拥有者所有。未经本公司书面许可, 任何单位和个人都不得擅自摘抄、复制、翻译本文档内容的部分或全部, 并不得以任何形式传播。

#### 免责声明

本文档并未授予任何知识产权的许可,并未以明示或暗示,或以禁止发言或其它方式授予任何知识产权许可。除高云半导体在其产品的销售条款和条件中声明的责任之外,高云半导体概不承担任何法律或非法律责任。高云半导体对高云半导体产品的销售和/或使用不作任何明示或暗示的担保,包括对产品的特定用途适用性、适销性或对任何专利权、版权或其它知识产权的侵权责任等,均不作担保。高云半导体对文档中包含的文字、图片及其它内容的准确性和完整性不承担任何法律或非法律责任,高云半导体保留修改文档中任何内容的权利,恕不另行通知。高云半导体不承诺对这些文档进行适时的更新。

## 版本信息

| 日期         | 版本  | 说明    |
|------------|-----|-------|
| 2023/09/28 | 1.0 | 初始版本。 |

## 景目

| H 47                     |                     | •                                      |
|--------------------------|---------------------|----------------------------------------|
| 图目                       | ₹v                  | i                                      |
| 表目表                      | 录vi                 | İ                                      |
| 1 关于                     | <sup></sup> 本手册1    | I                                      |
| 1.                       | 1 手册内容              | 1                                      |
| 1.                       | <b>2</b> 相关文档       | 1                                      |
| 1.                       | 3 术语、缩略语2           | 2                                      |
| 1.                       | 4 技术支持与反馈2          | 2                                      |
| 2 概2                     | <u> </u>            | 3                                      |
| 2.                       | 1 特性                | 3                                      |
| 2.                       | 2 功能描述              | 1                                      |
| 2.                       | 2.1 MIPI D-PHY RX4  | 1                                      |
| 2.                       | 2.2 MIPI D-PHY TX5  | 5                                      |
|                          |                     |                                        |
| 3 MIF                    | PI D-PHY 原语         | 6                                      |
|                          | P <b>I D-PHY</b> 原语 |                                        |
| 3.                       |                     | 3                                      |
| 3.<br>3.                 | 1 MIPI D-PHY        | 6                                      |
| 3.<br>3.                 | 1 MIPI D-PHY        | 3                                      |
| 3.<br>3.<br>3.           | 1 MIPI D-PHY        | 5<br>5<br>3                            |
| 3.<br>3.<br>3.<br>3.     | 1 MIPI D-PHY        | 3<br>3<br>4                            |
| 3.<br>3.<br>3.<br>3.     | 1 MIPI D-PHY        | 5<br>3<br>4<br>4                       |
| 3. 3. 3. 3. 4 IP F       | 1 MIPI D-PHY        | 5<br>5<br>1<br>1                       |
| 3. 3. 3. 3. 4 IP #       | 1 MIPI D-PHY        | 66<br>63<br>14<br>14<br>7              |
| 3. 3. 3. 3. 4 IP # 4.    | 1 MIPI D-PHY        | 66 66 66 66 66 66 66 66 66 66 66 66 66 |
| 3. 3. 3. 3. 4 IP ‡ 4. 4. | 1 MIPI D-PHY        | 66 63 44 44 77 77 99                   |

| 附 | 附录 A MIPI D-PHY 速率表  |    |  |  |
|---|----------------------|----|--|--|
|   | 4.2.3 配置说明           | 34 |  |  |
|   | 4.2.2 典型时序           | 33 |  |  |
|   | 4.2.1 端口介绍           | 32 |  |  |
|   | 4.2 MIPI D-PHY RX IP | 32 |  |  |

UG296-1.0

## 图目录

| 图 2-1 MIPI D-PHY RX 结构示意图 | 4  |
|---------------------------|----|
| 图 2-2 MIPI D-PHY TX 结构示意图 | 5  |
| 图 4-1 MIPI D-PHY TX 典型时序  | 29 |
| 图 4-2 MIPI D-PHY 配置页面(TX) | 30 |
| 图 4-3 MIPI D-PHY RX 典型时序  | 33 |
| 图 4-4 MIPI D-PHY 配置页面(RX) | 34 |

UG296-1.0 vi

## 表目录

| 表 1-1 | 术语、    | 缩略语                        | 2  |
|-------|--------|----------------------------|----|
| 表 3-1 | MIPI D | D-PHY 端口介绍                 | 6  |
| 表 3-2 | MIPI D | D-PHY 参数介绍                 | 13 |
| 表 3-3 | MIPI C | D-PHY RX 端口介绍              | 24 |
| 表 4-1 | MIPI D | D-PHY TX IP 项层端口           | 27 |
| 表 4-2 | MIPI   | D-PHY RX IP 顶层端口           | 32 |
| 表 A-′ | l MIPI | I D-PHY 速率 (晨熙® (Arora)家族) | 37 |

UG296-1.0 vii

1 关于本手册 1.1 手册内容

## 1 关于本手册

## 1.1 手册内容

Arora V MIPI D-PHY 用户指南主要内容包括功能特点、端口描述、配置调用等,主要用于帮助用户快速了解 Arora V MIPI D-PHY 的特性及使用方法。

## 1.2 相关文档

通过登录高云半导体网站 <u>www.gowinsemi.com.cn</u> 可以下载、查看以下相关文档:

- DS981, GW5AT 系列 FPGA 产品数据手册
- DS1103, GW5A 系列 FPGA 产品数据手册
- DS1104, GW5AST 系列 FPGA 产品数据手册
- DS1114, GW5AS-138 器件数据手册
- DS1108, GW5AR 系列 FPGA 产品数据手册
- DS1113, GW5A 系列 FPGA 产品(车规级)数据手册
- DS1111, GW5AT 系列 FPGA 产品(车规级)数据手册

UG296-1.0 1(37)

1.3 术语、缩略语

## 1.3 术语、缩略语

表 1-1 中列出了本手册中出现的相关术语、缩略语及相关释义。

## 表 1-1 术语、缩略语

| 术语、缩略语 | 全称                                  | 含义        |
|--------|-------------------------------------|-----------|
| CSI    | Camera Serial Interface             | 串行摄像头接口   |
| DSI    | Display Serial Interface            | 串行显示接口    |
| HS     | High Speed                          | 高速        |
| I/O    | Input/output                        | 输入/输出     |
| LP     | Low Power                           | 低功耗       |
| MIPI   | Mobile Industry Processor Interface | 移动行业处理器接口 |

## 1.4 技术支持与反馈

高云半导体提供全方位技术支持,在使用过程中如有任何疑问或建议,可直接与公司联系:

网址: www.gowinsemi.com.cn

E-mail: <a href="mailto:support@gowinsemi.com">support@gowinsemi.com</a>

Tel: +86 755 8262 0391

UG296-1.0 2(37)

2 概述 2.1 特性

## 2 概述

Arora V 器件包含硬核 MIPI D-PHY RX、MIPI D-PHY TX<sup>[1]</sup>,支持标准《MIPI Alliance Standard for D-PHY Specification》,版本 2.1。该 D-PHY 适用于串行显示接口(Display Serial Interface,DSI)和串行摄像头接口(Camera Serial Interface,CSI-2)。

#### 注!

[1]目前高云 138K 器件仅支持 MIPI D-PHY RX, 25K 器件支持 MIPI D-PHY RX 及 MIPI D-PHY TX。

## 2.1 特性

MIPI D-PHY 主要特性如下:

- 支持单向高速(HS, High-speed)模式,单通道数据速率最高可达 2.5 Gbps,单组最高支持 10 Gbps (4 路数据通道),单芯片支持最高 20 Gbps (8 路数据通道)。
- 最多支持 2 组 MIPI D-PHY,每组最多 4 个数据通道和一个时钟通道。
- 支持双向低功耗(LP, Low-power)操作模式,数据传输速率为 10 Mbps。
- 支持高速同步,通道内位对齐(Word Alignment)和通道间字对齐(Lane Alignment)。
- MIPI D-PHY RX 支持 1:8 模式与 1:16 模式。
- MIPI D-PHY TX 支持 8:1 模式与 16:1 模式。
- 支持 MIPI DSI 和 MIPI CSI-2 链路层。
- 硬核 MIPI D-PHY 有专用的 MIPI Bank。
- GW5AT-138 器件支持 2 组 MIPI D-PHY RX;
- GW5A-25 器件支持 1 组 MIPI D-PHY, RX 和 TX 可配。

UG296-1.0 3(37)

2 概述 2.2 功能描述

## 2.2 功能描述

#### 2.2.1 MIPI D-PHY RX

MIPI D-PHY RX 主要包含 HS/LP IO, 1:8/1:16 Gearbox 及 Aligner 三 部分,结构示意图如图 2-1 所示。

#### 图 2-1 MIPI D-PHY RX 结构示意图



#### HS/LP I/O

支持 ODT 动态切换,支持 LP TX/RX, HS RX 动态切换。

### 1:8/1:16 Gearbox

支持 8 bits 或者 16 bits 位宽模式,原语例化可以通过参数 HS\_8BIT\_MODE 配置,IP 封装可通过"MIPI D-PHY Mode"选项选择。

#### Aligner

支持 Word align 和 Lane align,都通过 MIPI\_DPHY\_RX 端口 WALIGN\_BY 和 LALIGN\_EN 配置是否使能。其中 Word align 的 key 可以用户自定义(ALIGN\_BYTE),且支持 2 bytes 和 3 bytes 模式,通过 MIPI\_DPHY\_RX 端口 ONE\_BYTE0\_MATCH 配置。

#### Note!

MIPI\_DPHY\_RX 端口介绍请参考 3 MIPI D-PHY 原语 > 3.1.1 端口介绍,或 4.2 MIPI D-PHY RX IP > 4.2.1 端口介绍。

UG296-1.0 4(37)

2 概述 2.2 功能描述

### 2.2.2 MIPI D-PHY TX

MIPI D-PHY TX 主要包含 HS/LP IO, 8:1/16:1 Gearbox 部分,结构示意图如图 2-1 所示。

#### 图 2-2 MIPI D-PHY TX 结构示意图



### HS/LP I/O

支持 LP TX/RX, HS TX 动态切换。

#### 8:1/16:1 Gearbox

支持 8 bits 或者 16 bits 位宽模式,可以通过 HS\_8BIT\_MODE 配置 Note!

MIPI\_DPHY\_TX 端口介绍请参考 3. MIPI D-PHY 原语 > 3.1.1 端口介绍。

UG296-1.0 5(37)

# **3** MIPI D-PHY 原语

## 3.1 MIPI D-PHY

## 3.1.1 端口介绍

表 3-1 MIPI D-PHY 端口介绍

| 端口                     | I/O   | 描述                                            |
|------------------------|-------|-----------------------------------------------|
| MIPI INTERFACE Signals |       |                                               |
| CK_N                   | inout | CK Lane Complement Input                      |
| CK_P                   | inout | CK Lane True Input                            |
| D<0~3>_N               | inout | Data Lane <0~3> Complement Input              |
| D<0~3>_P               | inout | Data Lane <0~3> True Input                    |
| RESET Signals          |       |                                               |
| RESET                  | input | Reset signal: 1'b1: reset all;                |
| RX_DRST_N              | input | RX digital reset, active low                  |
| TX_DRST_N              | input | TX digital reset, active low                  |
|                        |       | HSRX Power On Control:                        |
| PWRON_RX               | input | • 1'b1: HSRX on                               |
|                        |       | 1'b0: HSRX off to standby in low power state  |
|                        |       | HSTX Power On Control:                        |
| PWRON_TX               | input | • 1'b1: HSTX on                               |
|                        |       | 1'b0: HSTX off to standby in low power state  |
| HSRX_STOP              | input | HSRX Clock Stop Signal for synchronization    |
| WALIGN_DVLD            | input | word aligner input data valid from the fabric |
| CLOCK Signals          |       |                                               |
| СКО                    | input | HSTX: ck0                                     |

UG296-1.0 6(37)

| 端口             | I/O    | 描述                                         |
|----------------|--------|--------------------------------------------|
| CK90           | input  | HSTX: ck90                                 |
| CK180          | input  | HSTX: ck180                                |
| CK270          | input  | HSTX: ck270                                |
| RX_CLK_O       | output | HSRX output 1X clock, max 93.75MHz@1.5Gbps |
| TX_CLK_O       | output | HSTX output 1X clock, max 93.75MHz@1.5Gbps |
| RX_CLK_1X      | input  | 1X clock from fabric, max 93.75MHz@1.5Gbps |
| TX_CLK_1X      | input  | 1X clock from fabric, max 93.75MHz@1.5Gbps |
| HSRX Signals   |        |                                            |
|                |        | data lane0 HS data output to fabric        |
| D0LN_HSRXD     | output | 1:8 Mode: Data Width=8                     |
|                |        | 1:16Mode: Data Width=16                    |
|                |        | data lane1 HS data output to fabric        |
| D1LN_HSRXD     | output | 1:8 Mode: Data Width=8                     |
|                |        | 1:16Mode: Data Width=16                    |
|                |        | data lane2 HS data output to fabric        |
| D2LN_HSRXD     | output | 1:8 Mode: Data Width=8                     |
|                |        | 1:16Mode: Data Width=16                    |
|                |        | data lane3 HS data output to fabric        |
| D3LN_HSRXD     | output | 1:8 Mode: Data Width=8                     |
|                |        | 1:16Mode: Data Width=16                    |
| D0LN_HSRXD_VLD | output | data lane0 HS data output valid to fabric  |
| D1LN_HSRXD_VLD | output | data lane1 HS data output valid to fabric  |
| D2LN_HSRXD_VLD | output | data lane2 HS data output valid to fabric  |
| D3LN_HSRXD_VLD | output | data lane3 HS data output valid to fabric  |
| HSRX_EN_CK     | input  | CK Lane: 1'b1 HSRX enabled                 |
|                |        | Data Lane0:                                |
| HSRX_EN_D0     | input  | 1'b1: HSRX enabled                         |
|                |        | 1'b0: HSRX disabled                        |
|                |        | Data Lane1:                                |
| HSRX_EN_D1     | input  | 1'b1: HSRX enabled                         |
|                |        | 1'b0: HSRX disabled                        |
|                |        | Data Lane2:                                |
| HSRX_EN_D2     | input  | 1'b1: HSRX enabled                         |
|                |        | 1'b0: HSRX disabled                        |
| HSRX_EN_D3     | input  | Data Lane3:                                |

UG296-1.0 7(37)

| 端口                | I/O   | 描述                                                     |
|-------------------|-------|--------------------------------------------------------|
|                   |       | 1'b1: HSRX enabled                                     |
|                   |       | 1'b0: HSRX disabled                                    |
|                   |       | CK HSRX ODT enabled:                                   |
| HSRX_ODTEN_CK     | input | 1'b1 ODT enabled                                       |
|                   |       | 1'b0 ODT disabled                                      |
|                   |       | Data Lane0 HSRX ODT enabled:                           |
| HSRX_ODTEN_D0     | input | 1'b1 ODT enabled                                       |
|                   |       | 1'b0 ODT disabled                                      |
|                   |       | Data Lane1 HSRX ODT enabled:                           |
| HSRX_ODTEN_D1     | input | 1'b1 ODT enabled                                       |
|                   |       | 1'b0 ODT disabled                                      |
|                   |       | Data Lane2 HSRX ODT enabled:                           |
| HSRX_ODTEN_D2     | input | 1'b1 ODT enabled                                       |
|                   |       | 1'b0 ODT disabled                                      |
|                   |       | Data Lane3 HSRX ODT enabled:                           |
| HSRX_ODTEN_D3     | input | 1'b1 ODT enabled                                       |
|                   |       | 1'b0 ODT disabled                                      |
|                   |       | Data Lane0 HSRX driver enabled:                        |
| D0LN_HSRX_DREN    | input | 1'b1 driver enabled                                    |
|                   |       | 1'b0 driver disabled                                   |
|                   |       | Data Lane1 HSRX driver enabled:                        |
| D1LN_HSRX_DREN    | input | 1'b1 driver enabled                                    |
|                   |       | 1'b0 driver disabled                                   |
|                   |       | Data Lane2 HSRX driver enabled:                        |
| D2LN_HSRX_DREN    | input | 1'b1 driver enabled                                    |
|                   |       | 1'b0 driver disabled                                   |
|                   |       | Data Lane3 HSRX driver enabled                         |
| D3LN_HSRX_DREN    | input | 1'b1 driver enabled                                    |
|                   |       | 1'b0 driver disabled                                   |
| HSRX DLYDIR LANE0 | input | Data Lane0: Direction for HSRX Deskew Delay Control: 0 |
|                   |       | Count Up; 1 Count Down;                                |
| HSRX_DLYDIR_LANE1 | input | Data Lane1: Direction for HSRX Deskew Delay Contr      |
|                   |       | Data Lane0: Direction for HSRX Deskew                  |
| HSRX_DLYDIR_LANE2 | input | Data Lane2: Direction for HSRX Deskew Delay Control: 0 |
|                   |       | Count Up; 1 Count Down;                                |
| HSRX_DLYDIR_LANE3 | input | Data Lane3: Direction for HSRX Deskew Delay Control: 0 |
|                   |       | Count Up; 1 Count Down;                                |

UG296-1.0 8(37)

| 端口                 | I/O    | 描述                                                                         |
|--------------------|--------|----------------------------------------------------------------------------|
| HSRX_DLYDIR_LANECK | input  | CK Lane: Direction for HSRX Deskew Delay Control: 0 Count Up; 1 Count Down |
| HSRX_DLYLDN_LANE0  | input  | Data Lane0: Load HSRX Deskew Delay Control input from Fuse: 1'b0 load      |
| HSRX_DLYLDN_LANE1  | input  | Data Lane1: Load HSRX Deskew Delay Control input from Fuse: 1'b0 load      |
| HSRX_DLYLDN_LANE2  | input  | Data Lane2: Load HSRX Deskew Delay Control input from Fuse: 1'b0 load      |
| HSRX_DLYLDN_LANE3  | input  | Data Lane3: Load HSRX Deskew Delay Control input from Fuse: 1'b0 load      |
| HSRX_DLYLDN_LANECK | input  | CK Lane: Load HSRX Deskew Delay Control input from Fuse: 1'b0 load;        |
| HSRX_DLYMV_LANE0   | input  | Data Lane0: enable HSRX Deskew Delay Control to count: 1'b1 move           |
| HSRX_DLYMV_LANE0   | input  | Data Lane1: enable HSRX Deskew Delay Control to count: 1'b1 move           |
| HSRX_DLYMV_LANE0   | input  | Data Lane2: enable HSRX Deskew Delay Control to count: 1'b1 move           |
| HSRX_DLYMV_LANE0   | input  | Data Lane3: enable HSRX Deskew Delay Control to count: 1'b1 move           |
| HSRX_DLYMV_LANECK  | input  | CK Lane: enable HSRX Deskew Delay Control to count: 1'b1 move              |
| D0LN_DESKEW_DONE   | output | D0In_deskew_done                                                           |
| D1LN_DESKEW_DONE   | output | D1ln_deskew_done                                                           |
| D2LN_DESKEW_DONE   | output | D2In_deskew_done                                                           |
| D3LN_DESKEW_DONE   | output | D3In_deskew_done                                                           |
| D0LN_DESKEW_ERROR  | output | D0ln_deskew_error                                                          |
| D1LN_DESKEW_ERROR  | output | D1ln_deskew_error                                                          |
| D2LN_DESKEW_ERROR  | output | D2In_deskew_error                                                          |
| D3LN_DESKEW_ERROR  | output | D3ln_deskew_error                                                          |
| D0LN_DESKEW_REQ    | input  | D0lane deskew function request                                             |
| D1LN_DESKEW_REQ    | input  | D1lane deskew function request                                             |
| D2LN_DESKEW_REQ    | input  | D2lane deskew function request                                             |
| D3LN_DESKEW_REQ    | input  | D3lane deskew function request                                             |
| HSTX Signals       |        |                                                                            |
| CKLN_HSTXD         | input  | CK lane0 HS data input from fabric                                         |

UG296-1.0 9(37)

| 端口          | I/O   | 描述                                   |  |
|-------------|-------|--------------------------------------|--|
|             |       | 1:8 Mode: Data Width=8               |  |
|             |       | 1:16Mode: Data Width=16              |  |
|             | input | data lane0 HS data input from fabric |  |
| D0LN_HSTXD  |       | 1:8 Mode: Data Width=8               |  |
|             |       | 1:16Mode: Data Width=16              |  |
|             | input | data lane1 HS data input from fabric |  |
| D1LN_HSTXD  |       | 1:8 Mode: Data Width=8               |  |
|             |       | 1:16Mode: Data Width=16              |  |
|             | input | data lane2 HS data input from fabric |  |
| D2LN_HSTXD  |       | 1:8 Mode: Data Width=8               |  |
|             |       | 1:16Mode: Data Width=16              |  |
|             | input | data lane3 HS data input from fabric |  |
| D3LN_HSTXD  |       | 1:8 Mode: Data Width=8               |  |
|             |       | 1:16Mode: Data Width=16              |  |
| HSTXD_VLD   | input | HS_TX Data Valid input from fabric   |  |
|             |       | CK Lane0:                            |  |
| HSTXEN_LNCK | input | 1'b1: HSTX enabled                   |  |
|             |       | 1'b0: HSTX disabled                  |  |
|             |       | Data Lane0:                          |  |
| HSTXEN_LN0  | input | 1'b1: HSTX enabled                   |  |
|             |       | 1'b0: HSTX disabled                  |  |
|             |       | Data Lane1:                          |  |
| HSTXEN_LN1  | input | 1'b1: HSTX enabled                   |  |
|             |       | 1'b0: HSTX disabled                  |  |
|             |       | Data Lane2:                          |  |
| HSTXEN_LN2  | input | 1'b1: HSTX enabled                   |  |
|             |       | 1'b0: HSTX disabled                  |  |
|             |       | Data Lane3:                          |  |
| HSTXEN_LN3  | input | • 1'b1: HSTX enabled                 |  |
|             |       | 1'b0: HSTX disabled                  |  |
| TXDPEN_LN0  | input | txdpen_ln0,1'b1 enabled              |  |
| TXDPEN_LN1  | input | txdpen_ln1,1'b1 enabled              |  |
| TXDPEN_LN2  | input | txdpen_ln2,1'b1 enabled              |  |
| TXDPEN_LN3  | input | txdpen_ln3,1'b1 enabled              |  |
| TXDPEN_LNCK | input | txdpen_lnck,1'b1 enabled             |  |
| TXHCLK_EN   | input | txhclk_en,1'b1 enabled               |  |

UG296-1.0 10(37)

| 端口           | I/O    | 描述                                                             |
|--------------|--------|----------------------------------------------------------------|
| LPRX Signals |        |                                                                |
| DI_LPRX0_N   | output | Data Lane0 Complement Pad LPRX input                           |
| DI_LPRX0_P   | output | Data Lane0 True Pad LPRX input                                 |
| DI_LPRX1_N   | output | Data Lane1 Complement Pad LPRX input                           |
| DI_LPRX1_P   | output | Data Lane1 True Pad LPRX input                                 |
| DI_LPRX2_N   | output | Data Lane2 Complement Pad LPRX input                           |
| DI_LPRX2_P   | output | Data Lane2 True Pad LPRX input                                 |
| DI_LPRX3_N   | output | Data Lane3 Complement Pad LPRX input                           |
| DI_LPRX3_P   | output | Data Lane3 True Pad LPRX input                                 |
| DI_LPRXCK_N  | output | CK Lane Complement Pad LPRX input                              |
| DI_LPRXCK_P  | output | CK Lane True Pad LPRX input                                    |
| LPRX_EN_CK   | input  | CK Lane: 1'b1 LPRX enabled                                     |
| LPRX_EN_D0   | input  | Data Lane0:  ■ 1'b1 LPRX enabled                               |
|              |        | 1'b0 LPRX disabled                                             |
| LDDV EN D4   |        | Data Lane1:                                                    |
| LPRX_EN_D1   | input  | <ul><li>1'b1 LPRX enabled</li><li>1'b0 LPRX disabled</li></ul> |
|              |        | Data Lane2:                                                    |
| LPRX_EN_D2   | input  | 1'b1 LPRX enabled                                              |
|              |        | 1'b0 LPRX disabled                                             |
|              |        | Data Lane3:                                                    |
| LPRX_EN_D3   | input  | • 1'b1 LPRX enabled                                            |
|              |        | 1'b0 LPRX disabled                                             |
| LPTX Signals | 1 .    |                                                                |
| DO_LPTX0_N   | input  | Data Lane0 Complement Pad LPTX output                          |
| DO_LPTX0_P   | input  | Data Lane0 True Pad LPTX output                                |
| DO_LPTX1_N   | input  | Data Lane1 Complement Pad LPTX output                          |
| DO_LPTX1_P   | input  | Data Lane1 True Pad LPTX output                                |
| DO_LPTX2_N   | input  | Data Lane2 Complement Pad LPTX output                          |
| DO_LPTX2_P   | input  | Data Lane2 True Pad LPTX output                                |
| DO_LPTX3_N   | input  | Data Lane3 Complement Pad LPTX output                          |
| DO_LPTX3_P   | input  | Data Lane3 True Pad LPTX output                                |
| DO_LPTXCK_N  | input  | CK Lane Complement Pad LPTX output                             |

UG296-1.0 11(37)

| 端口              | I/O    | 描述                              |
|-----------------|--------|---------------------------------|
| DO_LPTXCK_P     | input  | CK Lane True Pad LPTX output    |
| LPTXEN_LNCK     | input  | CK Lane: 1'b1 LPTX enabled      |
| LPTXEN_LN0      | input  | Data Lane0: 1'b1 LPTX enabled   |
| LPTXEN_LN1      | input  | Data Lane1: 1'b1 LPTX enabled   |
| LPTXEN_LN2      | input  | Data Lane2: 1'b1 LPTX enabled   |
| LPTXEN_LN3      | input  | Data Lane3: 1'b1 LPTX enabled   |
| ALP Signals     |        |                                 |
| ALPEDO_LANE0    | output | ALP Mode: Data Lane0 output     |
| ALPEDO_LANE1    | output | ALP Mode: Data Lane1 output     |
| ALPEDO_LANE2    | output | ALP Mode: Data Lane2 output     |
| ALPEDO_LANE3    | output | ALP Mode: Data Lane3 output     |
| ALPEDO_LANECK   | output | ALP Mode: CK Lane output        |
| ALP_EDEN_LANE0  | input  | ALP Mode: alp_eden_lane0        |
| ALP_EDEN_LANE1  | input  | ALP Mode: alp_eden_lane1        |
| ALP_EDEN_LANE2  | input  | ALP Mode: alp_eden_lane2        |
| ALP_EDEN_LANE3  | input  | ALP Mode: alp_eden_lane3        |
| ALP_EDEN_LANECK | input  | ALP Mode: alp_eden_laneck       |
| ALPEN_LN0       | input  | ALP Mode:1'b1, Lane0 enabled    |
| ALPEN_LN1       | input  | ALP Mode:1'b1, Lane1 enabled    |
| ALPEN_LN2       | input  | ALP Mode:1'b1, Lane2 enabled    |
| ALPEN_LN3       | input  | ALP Mode:1'b1, Lane3 enabled    |
| ALPEN_LNCK      | input  | ALP Mode: 1'b1, CK lane enabled |
| MRDATA [7:0]    | output | mrdata                          |
| MA_INC          | input  | ma_inc                          |
| MCLK            | input  | mclk                            |
| MOPCODE         | input  | mopcode                         |
| MWDATA [7:0]    | input  | mwdata                          |

UG296-1.0 12(37)

## 3.1.2 参数介绍

表 3-2 MIPI D-PHY 参数介绍

| 参数                             | 默认          | 描述                                                                                                                        |  |  |
|--------------------------------|-------------|---------------------------------------------------------------------------------------------------------------------------|--|--|
| RX_ALIGN_BYTE                  | 8'b10111000 | KEY for word aligner and lane aligner                                                                                     |  |  |
| RX_BYTE_LITTLE_ENDIAN          | 1'b1        | 1'b1: Littlendian                                                                                                         |  |  |
| RX_CLK_1X_SYNC_SEL             | 1'b0        | Select clock source for HS lane output data:  • 0: select fabric input clock rx_clk_1x  • 1: select output clock rx_clk_o |  |  |
| RX_HS_8BIT_MODE                | 1'b0        | 1'b1:8bit mode;<br>1'b0:16bit mode                                                                                        |  |  |
| RX_INVERT                      | 1'b0        | data polarity selection:1'b1 invert                                                                                       |  |  |
| RX_LANE_ALIGN_EN               | 1'b0        | 1'b1:lane aligner enable                                                                                                  |  |  |
| RX_ONE_BYTE0_MATCH             | 1'b0        | byte count match in word aligner                                                                                          |  |  |
| RX_RD_START_DEPTH              | 5'b00001    |                                                                                                                           |  |  |
| RX_SYNC_MODE                   | 1'b0        |                                                                                                                           |  |  |
| RX_WORD_ALIGN_BYPASS           | 1'b0        |                                                                                                                           |  |  |
| RX_WORD_ALIGN_DATA_VLD_SRC_SEL | 1'b0        |                                                                                                                           |  |  |
| RX_WORD_LITTLE_ENDIAN          | 1'b1        | 1'b1: little endian of dual<br>word( 8bit/word). Not used in 8bit<br>data output mode                                     |  |  |
| TX_BYPASS_MODE                 | 1'b0        |                                                                                                                           |  |  |
| TX_BYTECLK_SYNC_MODE           | 1'b0        |                                                                                                                           |  |  |
| TX_HS_8BIT_MODE                | 1'b0        | 1'b1:8bit mode;<br>1'b0:16bit mode                                                                                        |  |  |
| TX_OCLK_USE_CIBCLK             | 1'b0        |                                                                                                                           |  |  |
| TX_RD_START_DEPTH              | 5'b00001    |                                                                                                                           |  |  |
| TX_SYNC_MODE                   | 1'b0        |                                                                                                                           |  |  |
| TX_WORD_LITTLE_ENDIAN          | 1'b1        | 1'b1: little endian of dual<br>word( 8bit/word). Not used in 8bit<br>data output mode                                     |  |  |

UG296-1.0 13(37)

## 3.1.3 原语例化

```
Verilog 例化:
  MIPI DPHY mipi dhpy inst (
      .ALPEDO LANEO(alpedo lane0),
      .ALPEDO LANE1(alpedo lane1),
      .ALPEDO LANE2(alpedo lane2),
      .ALPEDO LANE3(alpedo lane3),
      .ALPEDO LANECK(alpedo laneck),
      .RX CLK O(rx clk o),
      .TX CLK O(tx clk o),
      .D0LN DESKEW DONE(d0In deskew done),
      .D1LN DESKEW DONE(d1In deskew done),
      .D2LN DESKEW DONE(d2In deskew done),
      .D3LN DESKEW DONE(d3In deskew done),
      .D0LN DESKEW ERROR(d0ln deskew error),
      .D1LN DESKEW ERROR(d1In deskew error),
      .D2LN DESKEW ERROR(d2In deskew error),
      .D3LN DESKEW ERROR(d3ln deskew error),
      .D0LN HSRXD(d0ln hsrxd),
      .D1LN HSRXD(d1ln hsrxd),
      .D2LN HSRXD(d2ln hsrxd),
      .D3LN HSRXD(d3ln hsrxd),
      .D0LN HSRXD VLD(d0ln hsrxd vld),
      .D1LN HSRXD VLD(d1ln hsrxd vld),
      .D2LN HSRXD VLD(d2ln hsrxd vld),
      .D3LN HSRXD VLD(d3ln hsrxd vld),
      .DI LPRX0 N(di lprx0 n),
      .DI LPRX0 P(di lprx0 p),
      .DI LPRX1 N(di lprx1 n),
      .DI LPRX1 P(di lprx1 p),
      .DI LPRX2 N(di lprx2 n),
      .DI LPRX2 P(di lprx2 p),
      .DI LPRX3 N(di lprx3 n),
      .DI LPRX3 P(di lprx3 p),
      .DI LPRXCK N(di lprxck n),
      .DI LPRXCK P(di lprxck p),
      .MRDATA(mrdata),
      .CK N(ck n),
      .CK P(ck p),
      .D0 N(d0_n),
      .D0 P(d0 p),
      .D1 N(d1 n),
      .D1 P(d1 p),
```

UG296-1.0 14(37)

```
.D2 N(d2 n),
.D2 P(d2 p),
.D3 N(d3 n),
.D3 P(d3 p),
.ALP EDEN LANE0(alp eden lane0),
.ALP EDEN LANE1(alp eden lane1),
.ALP EDEN LANE2(alp eden lane2),
.ALP EDEN LANE3(alp eden lane3),
.ALP EDEN LANECK(alp eden laneck),
.ALPEN LN0(alpen ln0),
.ALPEN LN1(alpen ln1),
.ALPEN LN2(alpen In2),
.ALPEN LN3(alpen In3),
.ALPEN LNCK(alpen lnck),
.HSRX STOP(hsrx stop),
.HSTXEN LN0(hstxen ln0),
.HSTXEN LN1(hstxen ln1),
.HSTXEN LN2(hstxen ln2),
.HSTXEN LN3(hstxen ln3),
.HSTXEN_LNCK(hstxen_lnck),
.LPTXEN LN0(lptxen ln0),
.LPTXEN LN1(lptxen ln1),
.LPTXEN LN2(lptxen ln2),
.LPTXEN LN3(lptxen ln3),
.LPTXEN LNCK(lptxen lnck),
.PWRON RX(pwron rx),
.PWRON TX(pwron tx),
.RESET(reset),
.RX CLK 1X(rx clk 1x),
.TX CLK 1X(tx clk 1x),
.TXDPEN LN0(txdpen ln0),
.TXDPEN LN1(txdpen ln1),
.TXDPEN LN2(txdpen ln2),
.TXDPEN LN3(txdpen ln3),
.TXDPEN LNCK(txdpen lnck),
.TXHCLK_EN(txhclk_en),
.CKLN HSTXD(ckln hstxd),
.D0LN HSTXD(d0ln hstxd),
.D1LN HSTXD(d1ln hstxd),
.D2LN HSTXD(d2ln hstxd),
.D3LN HSTXD(d3ln hstxd),
.HSTXD VLD(hstxd vld),
.CK0(ck0),
.CK90(ck90),
```

UG296-1.0 15(37)

```
.CK180(ck180),
.CK270(ck270).
.DOLN DESKEW REQ(d0ln deskew req),
.D1LN DESKEW REQ(d1In deskew req),
.D2LN DESKEW REQ(d2In deskew req),
.D3LN DESKEW REQ(d3In deskew req),
.DOLN HSRX DREN(d0ln hsrx dren),
.D1LN HSRX DREN(d1ln hsrx dren),
.D2LN HSRX DREN(d2ln hsrx dren),
.D3LN HSRX DREN(d3ln hsrx dren),
.DO LPTX0 N(do lptx0 n),
.DO LPTX0 P(do lptx0 p),
.DO LPTX1 N(do lptx1 n),
.DO LPTX1 P(do_lptx1_p),
.DO_LPTX2_N(do_lptx2_n),
.DO LPTX2 P(do lptx2 p),
.DO LPTX3 N(do lptx3 n),
.DO LPTX3 P(do lptx3 p),
.DO LPTXCK N(do lptxck n),
.DO_LPTXCK_P(do_lptxck_p),
.HSRX DLYDIR LANE0(hsrx dlydir lane0),
.HSRX DLYDIR LANE1(hsrx dlydir lane1),
.HSRX DLYDIR LANE2(hsrx dlydir lane2),
.HSRX DLYDIR LANE3(hsrx dlydir lane3),
.HSRX DLYDIR LANECK(hsrx dlydir laneck),
.HSRX DLYLDN LANE0(hsrx dlyldn lane0),
.HSRX DLYLDN LANE1(hsrx dlyldn lane1),
.HSRX DLYLDN LANE2(hsrx dlyldn lane2),
.HSRX DLYLDN LANE3(hsrx dlyldn lane3),
.HSRX DLYLDN LANECK(hsrx dlyldn laneck).
.HSRX DLYMV LANE0(hsrx dlymv lane0),
.HSRX DLYMV LANE1(hsrx dlymv lane1),
.HSRX DLYMV LANE2(hsrx dlymv lane2),
.HSRX DLYMV LANE3(hsrx dlymv lane3),
.HSRX DLYMV LANECK(hsrx dlymv laneck),
.HSRX_EN_CK(hsrx_en_ck),
.HSRX EN D0(hsrx en d0),
.HSRX EN D1(hsrx en d1),
.HSRX EN D2(hsrx en d2),
.HSRX EN D3(hsrx en d3),
.HSRX_ODTEN_CK(hsrx_odten_ck),
.HSRX ODTEN D0(hsrx odten d0),
.HSRX ODTEN D1(hsrx odten d1),
.HSRX ODTEN D2(hsrx odten d2),
```

UG296-1.0 16(37)

```
.HSRX ODTEN D3(hsrx odten d3),
   .LPRX EN CK(lprx en ck),
   .LPRX EN D0(lprx en d0),
   .LPRX EN D1(lprx en d1),
   .LPRX EN D2(lprx en d2),
   .LPRX EN D3(lprx en d3),
   .MA INC(ma inc),
   .MCLK(mclk),
   .MOPCODE(mopcode),
   .MWDATA(mwdata),
   .RX DRST N(rx drst n),
   .TX DRST N(tx drst n),
   .WALIGN DVLD(walign dvld)
);
defparam mipi dhpy inst.TX PLLCLK = "NONE";
defparam mipi dhpy inst.CKLN DELAY EN = 1'b0;
defparam mipi dhpy inst.CKLN DELAY OVR VAL = 7'b0000000;
defparam mipi dhpy inst.D0LN DELAY EN = 1'b0;
defparam mipi_dhpy_inst.D0LN_DELAY_OVR_VAL = 7'b0000000;
defparam mipi dhpy inst.D0LN DESKEW BYPASS = 1'b0;
defparam mipi dhpy inst.D1LN DELAY EN = 1'b0;
defparam mipi dhpy inst.D1LN DELAY OVR VAL = 7'b0000000;
defparam mipi dhpy inst.D1LN DESKEW BYPASS = 1'b0;
defparam mipi dhpy inst.D2LN DELAY EN = 1'b0;
defparam mipi dhpy inst.D2LN DELAY OVR VAL = 7'b0000000;
defparam mipi dhpy inst.D2LN DESKEW BYPASS = 1'b0;
defparam mipi dhpy inst.D3LN DELAY EN = 1'b0;
defparam mipi dhpy inst.D3LN DELAY OVR VAL = 7'b0000000;
defparam mipi dhpy inst.D3LN DESKEW BYPASS = 1'b0;
defparam mipi dhpy inst.DESKEW EN LOW DELAY = 1'b0;
defparam mipi dhpy inst.DESKEW EN ONE EDGE = 1'b0;
defparam mipi dhpy inst.DESKEW FAST LOOP TIME = 4'b0000;
defparam mipi dhpy inst.DESKEW FAST MODE = 1'b0;
defparam mipi dhpy inst.DESKEW HALF OPENING = 6'b000000;
defparam mipi dhpy inst.DESKEW LSB MODE = 2'b00;
defparam mipi dhpy inst.DESKEW M = 3'b000;
defparam mipi dhpy inst.DESKEW M TH = 13'b0000000000000;
defparam mipi dhpy inst.DESKEW MAX SETTING = 7'b0000000;
defparam mipi dhpy inst.DESKEW ONE CLK EDGE EN = 1'b0;
defparam mipi dhpy inst.DESKEW RST BYPASS = 1'b0;
defparam mipi dhpy inst.RX ALIGN BYTE = 8'b10111000;
defparam mipi dhpy inst.RX BYTE LITTLE ENDIAN = 1'b1;
defparam mipi dhpy inst.RX CLK 1X SYNC SEL = 1'b0;
```

UG296-1.0 17(37)

```
defparam mipi dhpy inst.RX HS 8BIT MODE = 1'b0;
   defparam mipi dhpy inst.RX INVERT = 1'b0;
   defparam mipi dhpy inst.RX LANE ALIGN EN = 1'b0;
   defparam mipi dhpy inst.RX ONE BYTE0 MATCH = 1'b0;
   defparam mipi dhpy inst.RX RD START DEPTH = 5'b00001;
   defparam mipi dhpy inst.RX SYNC MODE = 1'b0;
   defparam mipi dhpy inst.RX WORD ALIGN BYPASS = 1'b0;
   defparam mipi dhpy inst.RX WORD ALIGN DATA VLD SRC SEL
= 1'b0:
   defparam mipi dhpy inst.RX WORD LITTLE ENDIAN = 1'b1;
   defparam mipi dhpy inst.TX BYPASS MODE = 1'b0;
   defparam mipi dhpy inst.TX BYTECLK SYNC MODE = 1'b0;
   defparam mipi dhpy inst.TX HS 8BIT MODE = 1'b0;
   defparam mipi_dhpy_inst.TX OCLK USE CIBCLK = 1'b0;
   defparam mipi dhpy inst.TX RD START DEPTH = 5'b00001;
   defparam mipi_dhpy_inst.TX_SYNC_MODE = 1'b0;
   defparam mipi dhpy inst.TX WORD LITTLE ENDIAN = 1'b1;
   defparam mipi dhpy inst.EQ CS LANE0 = 3'b100;
   defparam mipi dhpy inst.EQ CS LANE1 = 3'b100;
   defparam mipi_dhpy_inst.EQ_CS_LANE2 = 3'b100;
   defparam mipi dhpy inst.EQ CS LANE3 = 3'b100;
   defparam mipi dhpy inst.EQ CS LANECK = 3'b100;
   defparam mipi dhpy inst.EQ RS LANE0 = 3'b100;
   defparam mipi dhpy inst.EQ RS LANE1 = 3'b100;
   defparam mipi dhpy inst.EQ RS LANE2 = 3'b100;
   defparam mipi dhpy inst.EQ RS LANE3 = 3'b100;
   defparam mipi dhpy inst.EQ RS LANECK = 3'b100;
   defparam mipi dhpy inst. HSCLK LANE LN0 = 1'b1;
   defparam mipi_dhpy_inst.HSCLK LANE LN1 = 1'b1;
   defparam mipi dhpy inst. HSCLK LANE LN2 = 1'b1;
   defparam mipi dhpy inst. HSCLK LANE LN3 = 1'b1;
   defparam mipi dhpy inst. HSCLK LANE LNCK = 1'b0;
   defparam mipi dhpy inst. HSREG EN LN0 = 1'b0;
   defparam mipi dhpy inst. HSREG EN LN1 = 1'b0;
   defparam mipi dhpy inst. HSREG EN LN2 = 1'b0;
   defparam mipi dhpy inst. HSREG EN LN3 = 1'b0;
   defparam mipi dhpy inst. HSREG EN LNCK = 1'b0;
   defparam mipi dhpy inst.LANE DIV SEL = 2'b00;
   defparam mipi dhpy inst.ALP ED EN LANE0 = 1'b1;
   defparam mipi dhpy inst.ALP ED EN LANE1 = 1'b1;
   defparam mipi_dhpy_inst.ALP_ED_EN_LANE2 = 1'b1;
   defparam mipi dhpy inst.ALP ED EN LANE3 = 1'b1;
   defparam mipi_dhpy_inst.ALP_ED_EN_LANECK = 1'b1;
   defparam mipi dhpy inst.ALP ED TST LANE0 = 1'b0;
```

UG296-1.0 18(37)

```
defparam mipi dhpy inst.ALP ED TST LANE1 = 1'b0;
defparam mipi_dhpy_inst.ALP_ED_TST_LANE2 = 1'b0;
defparam mipi_dhpy_inst.ALP_ED_TST_LANE3 = 1'b0;
defparam mipi dhpy inst.ALP ED TST LANECK = 1'b0;
defparam mipi dhpy inst.ALP EN LN0 = 1'b0;
defparam mipi dhpy inst.ALP EN LN1 = 1'b0;
defparam mipi dhpy inst.ALP EN LN2 = 1'b0;
defparam mipi dhpy inst.ALP EN LN3 = 1'b0;
defparam mipi dhpy inst.ALP EN LNCK = 1'b0;
defparam mipi dhpy inst.ALP HYS EN LANE0 = 1'b1;
defparam mipi dhpy inst.ALP HYS EN LANE1 = 1'b1;
defparam mipi dhpy inst.ALP HYS EN LANE2 = 1'b1;
defparam mipi dhpy inst.ALP HYS EN LANE3 = 1'b1;
defparam mipi dhpy inst.ALP HYS EN LANECK = 1'b1;
defparam mipi dhpy inst.ALP TH LANE0 = 4'b1000;
defparam mipi dhpy inst.ALP TH LANE1 = 4'b1000;
defparam mipi dhpy inst.ALP TH LANE2 = 4'b1000;
defparam mipi dhpy inst.ALP TH LANE3 = 4'b1000;
defparam mipi dhpy inst.ALP TH LANECK = 4'b1000;
defparam mipi_dhpy_inst.ANA_BYTECLK_PH = 2'b00;
defparam mipi dhpy inst.BIT REVERSE LN0 = 1'b0;
defparam mipi dhpy inst.BIT REVERSE LN1 = 1'b0;
defparam mipi dhpy inst.BIT REVERSE LN2 = 1'b0;
defparam mipi dhpy inst.BIT REVERSE LN3 = 1'b0;
defparam mipi dhpy inst.BIT REVERSE LNCK = 1'b0;
defparam mipi dhpy inst.BYPASS TXHCLKEN = 1'b1;
defparam mipi dhpy inst.BYPASS TXHCLKEN SYNC = 1'b0;
defparam mipi dhpy inst.BYTE CLK POLAR = 1'b0;
defparam mipi dhpy inst.BYTE REVERSE LN0 = 1'b0;
defparam mipi dhpy inst.BYTE REVERSE LN1 = 1'b0;
defparam mipi dhpy inst.BYTE REVERSE LN2 = 1'b0;
defparam mipi dhpy inst.BYTE REVERSE LN3 = 1'b0;
defparam mipi dhpy inst.BYTE REVERSE LNCK = 1'b0;
defparam mipi dhpy inst.EN CLKB1X = 1'b1;
defparam mipi dhpy inst.EQ PBIAS LANE0 = 4'b1000;
defparam mipi dhpy inst.EQ PBIAS LANE1 = 4'b1000;
defparam mipi dhpy inst.EQ PBIAS LANE2 = 4'b1000;
defparam mipi dhpy inst.EQ PBIAS LANE3 = 4'b1000;
defparam mipi dhpy inst.EQ PBIAS LANECK = 4'b1000;
defparam mipi dhpy inst.EQ ZLD LANE0 = 4'b1000;
defparam mipi_dhpy_inst.EQ_ZLD_LANE1 = 4'b1000;
defparam mipi dhpy inst.EQ ZLD LANE2 = 4'b1000;
defparam mipi dhpy inst.EQ ZLD LANE3 = 4'b1000;
defparam mipi dhpy inst.EQ ZLD LANECK = 4'b1000;
```

UG296-1.0 19(37)

```
defparam mipi dhpy inst.HIGH BW LANE0 = 1'b1;
defparam mipi dhpy inst.HIGH BW LANE1 = 1'b1;
defparam mipi dhpy inst.HIGH BW LANE2 = 1'b1;
defparam mipi dhpy inst.HIGH BW LANE3 = 1'b1;
defparam mipi dhpy inst.HIGH BW LANECK = 1'b1;
defparam mipi dhpy inst.HSREG VREF CTL = 3'b100;
defparam mipi dhpy inst. HSREG VREF EN = 1'b0;
defparam mipi dhpy inst. HSRX DLY CTL CK = 7'b0000000;
defparam mipi_dhpy_inst.HSRX DLY CTL LANE0 = 7'b00000000;
defparam mipi dhpy inst. HSRX DLY CTL LANE1 = 7'b0000000;
defparam mipi_dhpy_inst.HSRX_DLY_CTL_LANE2 = 7'b0000000;
defparam mipi dhpy inst. HSRX DLY CTL LANE3 = 7'b0000000;
defparam mipi dhpy inst. HSRX DLY SEL LANE0 = 1'b0;
defparam mipi dhpy inst. HSRX DLY SEL LANE1 = 1'b0;
defparam mipi dhpy inst. HSRX DLY SEL LANE2 = 1'b0;
defparam mipi dhpy inst. HSRX DLY SEL LANE3 = 1'b0;
defparam mipi dhpy inst. HSRX DLY SEL LANECK = 1'b0;
defparam mipi dhpy inst. HSRX DUTY LANE0 = 4'b1000;
defparam mipi dhpy inst. HSRX DUTY LANE1 = 4'b1000;
defparam mipi_dhpy_inst.HSRX_DUTY_LANE2 = 4'b1000;
defparam mipi dhpy inst. HSRX DUTY LANE3 = 4'b1000;
defparam mipi dhpy inst. HSRX DUTY LANECK = 4'b1000;
defparam mipi dhpy inst. HSRX EN = 1'b1;
defparam mipi dhpy inst. HSRX EQ EN LANE0 = 1'b1;
defparam mipi dhpy inst. HSRX EQ EN LANE1 = 1'b1;
defparam mipi dhpy inst. HSRX EQ EN LANE2 = 1'b1;
defparam mipi dhpy inst.HSRX EQ EN LANE3 = 1'b1;
defparam mipi dhpy inst. HSRX EQ EN LANECK = 1'b1;
defparam mipi dhpy inst.HSRX IBIAS = 4'b0011;
defparam mipi dhpy inst. HSRX IBIAS TEST EN = 1'b0;
defparam mipi dhpy inst. HSRX IMARG EN = 1'b1;
defparam mipi dhpy inst. HSRX LANESEL = 4'b1111;
defparam mipi dhpy inst.HSRX LANESEL CK = 1'b1;
defparam mipi dhpy inst.HSRX ODT EN = 1'b1;
defparam mipi dhpy inst. HSRX ODT TST = 4'b0000;
defparam mipi dhpy inst. HSRX ODT TST CK = 1'b0;
defparam mipi dhpy inst. HSRX SEL = 4'b0000;
defparam mipi dhpy inst. HSRX STOP EN = 1'b0;
defparam mipi dhpy inst. HSRX TST = 4'b0000;
defparam mipi dhpy inst. HSRX TST CK = 1'b0;
defparam mipi dhpy inst.HSRX WAIT4EDGE = 1'b1;
defparam mipi dhpy inst. HSTX EN LN0 = 1'b0;
defparam mipi dhpy inst.HSTX EN LN1 = 1'b0;
defparam mipi dhpy inst. HSTX EN LN2 = 1'b0;
```

UG296-1.0 20(37)

```
defparam mipi dhpy inst. HSTX EN LN3 = 1'b0;
defparam mipi dhpy inst. HSTX EN LNCK = 1'b0;
defparam mipi dhpy inst.HYST NCTL = 2'b01;
defparam mipi dhpy inst.HYST PCTL = 2'b01;
defparam mipi dhpy inst.IBIAS TEST EN = 1'b0;
defparam mipi dhpy inst.LB CH SEL = 1'b0;
defparam mipi dhpy inst.LB EN LN0 = 1'b0;
defparam mipi_dhpy_inst.LB_EN_LN1 = 1'b0;
defparam mipi dhpy inst.LB EN LN2 = 1'b0;
defparam mipi dhpy inst.LB EN LN3 = 1'b0;
defparam mipi_dhpy_inst.LB_EN LNCK = 1'b0;
defparam mipi dhpy inst.LB POLAR LN0 = 1'b0;
defparam mipi dhpy inst.LB POLAR LN1 = 1'b0;
defparam mipi dhpy inst.LB POLAR LN2 = 1'b0;
defparam mipi dhpy inst.LB POLAR LN3 = 1'b0;
defparam mipi dhpy inst.LB POLAR LNCK = 1'b0;
defparam mipi dhpy inst.LOW LPRX VTH = 1'b0;
defparam mipi dhpy inst.LPBK DATA2TO1 = 4'b0000;
defparam mipi dhpy inst.LPBK DATA2TO1 CK = 1'b0;
defparam mipi_dhpy_inst.LPBK_EN = 1'b0;
defparam mipi dhpy_inst.LPBK_SEL = 4'b0000;
defparam mipi dhpy inst.LPBKTST EN = 4'b0000;
defparam mipi dhpy inst.LPBKTST EN CK = 1'b0;
defparam mipi dhpy inst.LPRX EN = 1'b1;
defparam mipi dhpy inst.LPRX TST = 4'b0000;
defparam mipi dhpy inst.LPRX TST CK = 1'b0;
defparam mipi dhpy inst.LPTX DAT POLAR LN0 = 1'b0;
defparam mipi dhpy inst.LPTX DAT POLAR LN1 = 1'b0;
defparam mipi dhpy inst.LPTX DAT POLAR LN2 = 1'b0;
defparam mipi_dhpy_inst.LPTX DAT POLAR LN3 = 1'b0;
defparam mipi dhpy inst.LPTX DAT POLAR LNCK = 1'b0;
defparam mipi dhpy inst.LPTX EN LN0 = 1'b1;
defparam mipi dhpy inst.LPTX EN LN1 = 1'b1;
defparam mipi dhpy inst.LPTX EN LN2 = 1'b1;
defparam mipi dhpy inst.LPTX EN LN3 = 1'b1;
defparam mipi dhpy inst.LPTX EN LNCK = 1'b1;
defparam mipi dhpy inst.LPTX NIMP LN0 = 3'b100;
defparam mipi dhpy inst.LPTX NIMP LN1 = 3'b100;
defparam mipi dhpy inst.LPTX NIMP LN2 = 3'b100;
defparam mipi dhpy inst.LPTX NIMP LN3 = 3'b100;
defparam mipi_dhpy_inst.LPTX_NIMP_LNCK = 3'b100;
defparam mipi dhpy inst.LPTX PIMP LN0 = 3'b100;
defparam mipi dhpy inst.LPTX PIMP LN1 = 3'b100;
defparam mipi dhpy inst.LPTX PIMP LN2 = 3'b100;
```

UG296-1.0 21(37)

```
defparam mipi dhpy inst.LPTX PIMP LN3 = 3'b100;
defparam mipi dhpy inst.LPTX PIMP LNCK = 3'b100;
defparam mipi dhpy inst.MIPI PMA DIS N = 1'b1;
defparam mipi dhpy inst.PGA BIAS LANE0 = 4'b1000;
defparam mipi dhpy inst.PGA BIAS LANE1 = 4'b1000;
defparam mipi dhpy inst.PGA BIAS LANE2 = 4'b1000;
defparam mipi dhpy inst.PGA BIAS LANE3 = 4'b1000;
defparam mipi dhpy inst.PGA BIAS LANECK = 4'b1000;
defparam mipi dhpy inst.PGA GAIN LANE0 = 4'b1000;
defparam mipi dhpy inst.PGA GAIN LANE1 = 4'b1000;
defparam mipi dhpy inst.PGA GAIN LANE2 = 4'b1000;
defparam mipi dhpy inst.PGA GAIN LANE3 = 4'b1000;
defparam mipi dhpy inst.PGA GAIN LANECK = 4'b1000;
defparam mipi dhpy inst.RX ODT TRIM LANE0 = 4'b1000;
defparam mipi dhpy inst.RX ODT TRIM LANE1 = 4'b1000;
defparam mipi dhpy inst.RX ODT TRIM LANE2 = 4'b1000;
defparam mipi_dhpy_inst.RX_ODT_TRIM LANE3 = 4'b1000;
defparam mipi dhpy inst.RX ODT TRIM LANECK = 4'b1000;
defparam mipi dhpy inst.SLEWN CTL LN0 = 4'b1111;
defparam mipi_dhpy_inst.SLEWN CTL LN1 = 4'b1111;
defparam mipi dhpy inst.SLEWN CTL LN2 = 4'b1111;
defparam mipi dhpy inst.SLEWN CTL LN3 = 4'b1111;
defparam mipi dhpy inst.SLEWN CTL LNCK = 4'b1111;
defparam mipi dhpy inst.SLEWP CTL LN0 = 4'b1111;
defparam mipi_dhpy_inst.SLEWP_CTL_LN1 = 4'b1111;
defparam mipi dhpy inst.SLEWP CTL LN2 = 4'b1111;
defparam mipi dhpy inst.SLEWP CTL LN3 = 4'b1111;
defparam mipi dhpy inst.SLEWP CTL LNCK = 4'b1111;
defparam mipi dhpy inst.STP UNIT = 2'b11;
defparam mipi dhpy inst.TERMN CTL LN0 = 4'b1000;
defparam mipi dhpy inst.TERMN CTL LN1 = 4'b1000;
defparam mipi dhpy inst.TERMN CTL LN2 = 4'b1000;
defparam mipi dhpy inst.TERMN CTL LN3 = 4'b1000;
defparam mipi_dhpy_inst.TERMN_CTL LNCK = 4'b1000;
defparam mipi dhpy inst.TERMP CTL LN0 = 4'b1000;
defparam mipi_dhpy_inst.TERMP_CTL_LN1 = 4'b1000;
defparam mipi dhpy inst.TERMP CTL LN2 = 4'b1000;
defparam mipi dhpy inst.TERMP CTL LN3 = 4'b1000;
defparam mipi dhpy inst.TERMP CTL LNCK = 4'b1000;
defparam mipi dhpy inst.TEST EN LN0 = 1'b0;
defparam mipi dhpy inst.TEST_EN_LN1 = 1'b0;
defparam mipi dhpy inst.TEST EN LN2 = 1'b0;
defparam mipi dhpy inst.TEST EN LN3 = 1'b0;
defparam mipi dhpy inst.TEST EN LNCK = 1'b0;
```

UG296-1.0 22(37)

```
defparam mipi_dhpy_inst.TEST_N_IMP_LN0 = 1'b0; defparam mipi_dhpy_inst.TEST_N_IMP_LN1 = 1'b0; defparam mipi_dhpy_inst.TEST_N_IMP_LN2 = 1'b0; defparam mipi_dhpy_inst.TEST_N_IMP_LN3 = 1'b0; defparam mipi_dhpy_inst.TEST_N_IMP_LNCK = 1'b0; defparam mipi_dhpy_inst.TEST_P_IMP_LN0 = 1'b0; defparam mipi_dhpy_inst.TEST_P_IMP_LN1 = 1'b0; defparam mipi_dhpy_inst.TEST_P_IMP_LN2 = 1'b0; defparam mipi_dhpy_inst.TEST_P_IMP_LN3 = 1'b0; defparam mipi_dhpy_inst.TEST_P_IMP_LN3 = 1'b0; defparam mipi_dhpy_inst.TXDP_EN_LN0 = 1'b1; defparam mipi_dhpy_inst.TXDP_EN_LN1 = 1'b1; defparam mipi_dhpy_inst.TXDP_EN_LN2 = 1'b1; defparam mipi_dhpy_inst.TXDP_EN_LN3 = 1'b1; defparam mipi_dhpy_inst.TXDP_EN_LN3 = 1'b1; defparam mipi_dhpy_inst.TXDP_EN_LNCK = 1'b1;
```

UG296-1.0 23(37)

## 3.2 MIPI D-PHY RX

## 3.2.1 端口介绍

表 3-3 MIPI D-PHY RX 端口介绍

| 端口                      | I/O    | 描述                                                                      |  |  |  |
|-------------------------|--------|-------------------------------------------------------------------------|--|--|--|
| MIPI INTERFACE Signals  |        |                                                                         |  |  |  |
| CK_N                    | inout  | CK Lane Complement Input                                                |  |  |  |
| CK_P                    | inout  | CK Lane True Input                                                      |  |  |  |
| DX<0~3>_N               | inout  | Data Lane <0~3> Complement Input                                        |  |  |  |
| DX<0~3>_P               | inout  | Data Lane <0~3> True Input                                              |  |  |  |
| RESET and CLOCK Signals |        |                                                                         |  |  |  |
| RESET                   | input  | Reset signal: 1'b1: reset all;                                          |  |  |  |
| PWRON                   | input  | Power-On Control:                                                       |  |  |  |
|                         |        | 1'b1 - HSRX on                                                          |  |  |  |
|                         |        | 1'b0 - HSRX off to standby in low power state                           |  |  |  |
| HSRX_STOP               | input  | HSRX Clock Stop Signal for synchronization                              |  |  |  |
| DRST_N                  | input  | Digital reset, active low                                               |  |  |  |
| RX_CLK_1X               | input  | 1X clock from fabric, max 93.75MHz@1.5Gbps                              |  |  |  |
| RX_CLK_O                | output | HSRX Clock output                                                       |  |  |  |
| CONFIG Signals          |        |                                                                         |  |  |  |
| RX_INVERT               | input  | data polarity selection                                                 |  |  |  |
| HS_8BIT_MODE            | input  | Selection of data width to Fabric                                       |  |  |  |
| BYTE_LENDIAN            | input  | bit data Little/Big-endian of 8bit                                      |  |  |  |
| WORD_LENDIAN            | input  | data little/big endian of dual bytes. Not used in 8bit data output mode |  |  |  |
| FIFO_RD_STD[2:0]        | input  | FIFO read threshold. Can only be 1 in 8bit mode.                        |  |  |  |
| WALIGN_BY               | input  | word aligner bypass                                                     |  |  |  |
| ONE_BYTE0_MATCH         | input  | byte count match in word aligner                                        |  |  |  |
| LALIGN_EN               | input  | lane aligner enable                                                     |  |  |  |
| WALIGN_DVLD             | input  | word aligner input data valid from the fabric                           |  |  |  |
| HSRX Signals            |        |                                                                         |  |  |  |
| D<0~3>LN_HSRXD[7/15:0]  | output | Data Lane <0~3> HS data output to fabric                                |  |  |  |
|                         |        | 1:8 Mode: Data Width=8                                                  |  |  |  |
|                         |        | 1:16Mode: Data Width=16                                                 |  |  |  |

UG296-1.0 24(37)

3.2 MIPI D-PHY 原语 3.2 MIPI D-PHY RX

| 端口                       | I/O    | 描述                                                                                              |  |  |
|--------------------------|--------|-------------------------------------------------------------------------------------------------|--|--|
| D<0~3>LN_HSRXD_VLD       | output | Data Lane <0~3> HS data output valid to fabric                                                  |  |  |
| HSRX_EN_CK               | input  | CK Lane HSRX enabled                                                                            |  |  |
| D<0~3>LN_HSRX_DREN       | input  | Data Lane <0~3> HSRX driver enabled                                                             |  |  |
| HSRX_ODTEN_CK            | input  | CK Lane HSRX ODT enabled                                                                        |  |  |
| HSRX_ODTEN_D<0~3>        | input  | Data Lane <0~3> HSRX ODT enabled                                                                |  |  |
| LPRX Signals             |        |                                                                                                 |  |  |
| LPRX_EN_D<0~3>           | input  | Data Lane <0~3> LPRX enabled                                                                    |  |  |
| DI_LPRX<0~3>_N           | output | Data Lane <0~3> Complement Pad LPRX input                                                       |  |  |
| DI_LPRX<0~3>_P           | output | Data Lane <0~3> True Pad LPRX input                                                             |  |  |
| LPRX_EN_CK               | input  | CK Lane LPRX enabled                                                                            |  |  |
| DI_LPRXCK_N              | output | CK Lane Complement Pad LPRX input                                                               |  |  |
| DI_LPRXCK_P              | output | CK Lane True Pad LPRX input                                                                     |  |  |
| LPTX Signals             |        |                                                                                                 |  |  |
| LPTX_EN_D<0~3>           | input  | Data Lane <0~3> LPTX enabled                                                                    |  |  |
| DO_LPTX<0~3>_N           | input  | Data Lane <0~3> Complement Pad LPTX output                                                      |  |  |
| DO_LPTX<0~3>_P           | input  | Data Lane <0~3> True Pad LPTX output                                                            |  |  |
| LPRX_EN_CK               | input  | CK Lane LPTX enabled                                                                            |  |  |
| DO_LPTXCK_N              | input  | CK Lane Complement Pad LPTX output                                                              |  |  |
| DO_LPTXCK_P              | input  | CK Lane True Pad LPTX output                                                                    |  |  |
| DE-SKEW Signals          |        |                                                                                                 |  |  |
| DESKEW_BY                | input  |                                                                                                 |  |  |
| DESKEW_EN_OEDGE          | input  |                                                                                                 |  |  |
| DESKEW_LSB_MODE[2:0]     | input  |                                                                                                 |  |  |
| DESKEW_M[2:0]            | input  | counter threshold for confirming edge                                                           |  |  |
| DESKEW_MSET[6:0]         | input  |                                                                                                 |  |  |
| DESKEW_MTH[12:0]         | input  | counter threshold for searching one edge                                                        |  |  |
| DESKEW_LNSEL[2:0]        | input  | selection of lane to config delay overwrite value and make lane in de-skew delay overwrite mode |  |  |
| DESKEW_HALF_OPENING[5:0] | input  |                                                                                                 |  |  |
| DESKEW_OCLKEDG_EN        | input  | select one clock edge (pos-edge/neg-edge) to calculate the de-skew delay                        |  |  |
| DESKEW_OWVAL[6:0]        | input  |                                                                                                 |  |  |
| DESKEW_REQ               | input  | De-skew function request to all data lanes                                                      |  |  |
| DESKEW_ERROR             | output | 4 data lane de-skew result error report                                                         |  |  |

UG296-1.0 25(37)

3.2 MIPI D-PHY 原语 3.2 MIPI D-PHY RX

| 端口                    | I/O    | 描述                                                                                                                        |
|-----------------------|--------|---------------------------------------------------------------------------------------------------------------------------|
| D<0~3>LN_DESKEW_DONE  | output | Lane <0~3> de-skew done                                                                                                   |
| HSRX_DLYDIR_LANE<0~3> | input  | Data Lane <0~3> Direction for HSRX De-skew Delay Control: 0 Count Up; 1 Count Down                                        |
| HSRX_DLYDIR_CK        | input  | CK Lane Direction for HSRX De-skew Delay Control: 0 Count Up; 1 Count Down                                                |
| HSRX_DLYLDN_LANE<0~3> | input  | Data Lane <0~3>: Load HSRX De-skew Delay Control input from Fuse: 1'b0 load                                               |
| HSRX_DLYLDN_CK        | input  | CK Lane: Load HSRX De-skew Delay Control input from Fuse: 1'b0 load                                                       |
| HSRX_DLYMV_LANE<0~3>  | input  | Data Lane <0~3>: enable HSRX De-skew Delay Control to count: 1'b1 move                                                    |
| HSRX_DLYMV_CK         | input  | CK Lane: enable HSRX De-skew Delay Control to count: 1'b1 move                                                            |
| EQCS_LANE[2:0]        | input  | Data Lane <0~3>: Equalizer Source degeneration capacitor setting, 3b'000 smallest Cap; 3b'111 biggest Cap, default 3'b100 |
| EQCS_CK[2:0]          | input  | CK Lane: Equalizer Source degeneration capacitor setting, 3b'000 smallest Cap; 3b'111 biggest Cap, default 3'b100         |

UG296-1.0 26(37)

## **4** IP 的调用

为方便使用,高云半导体云源®软件对硬核 MIPI D-PHY 进行了 IP 封装。封装后的 IP 适合大部分使用场景,如果有进一步需求,可在技术支持的指导下使用原语方式例化。

## 4.1 MIPI D-PHY TX IP

## 4.1.1 端口介绍

表 4-1 MIPI D-PHY TX IP 顶层端口

| 端口                   | I/O    | 描述                                               |  |  |  |
|----------------------|--------|--------------------------------------------------|--|--|--|
| MIPI 物理接口信号 1        |        |                                                  |  |  |  |
| ck_n                 | inout  | 时钟通道,差分 n 端。                                     |  |  |  |
| ck_p                 | inout  | 时钟通道,差分 p 端。                                     |  |  |  |
| d<0~3>_n             | inout  | 数据通道<0~3>,差分 n 端。                                |  |  |  |
| d<0~3>_p             | inout  | 数据通道<0~3>,差分p端。                                  |  |  |  |
| 时钟与复位信号              |        |                                                  |  |  |  |
| tx_drst_n            | input  | TX 数字部分复位,低电平有效。                                 |  |  |  |
| clkin <sup>2</sup>   | input  | PLL 输入时钟。                                        |  |  |  |
| clkout4 <sup>2</sup> | output | PLL 输出时钟 clkout4。                                |  |  |  |
| tx_clk_o² output     |        | 字节域时钟(Byte Clock),主要的工作时钟;<br>HS TX 信号大部分同步于该时钟。 |  |  |  |
| HS TX 信号             |        |                                                  |  |  |  |
| txhclk_en            | input  | 高速时钟使能,高电平有效。                                    |  |  |  |
| txdpen_lnck          | input  | 时钟通道 driver 使能,高电平有效。                            |  |  |  |
| txdpen_ln<0~3>       | input  | 数据通道<0~3> driver 使能,高电平有效。                       |  |  |  |
| hstxen_lnck          | input  | 时钟通道 HS 发送使能,高电平有效。                              |  |  |  |

UG296-1.0 27(37)

| 端口                     | I/O    | 描述                                                                                                                |
|------------------------|--------|-------------------------------------------------------------------------------------------------------------------|
| hstxen_ln<0~3>         | input  | 数据通道<0~3> HS 发送使能,高电平有效。                                                                                          |
| hstxd_vld              | input  | HS 发送数据有效指示,高电平有效。                                                                                                |
| ckln_hstxd[7/15:0]     | input  | 时钟通道 HS 发送数据输入;<br>选择 8-bits 模式位宽为 8, 16-bits 模式位宽为 16;<br>一般用 8'b0101_0101 或 16'h0101_0101_0101_0101 作<br>为固定输入。 |
| d<0~3>ln_hstxd[7/15:0] | input  | 数据通道<0~3> HS 发送数据输入;<br>当选择 8-bits 模式位宽为 8, 16-bits 模式位宽为 16;<br>位宽为 16 时, 低 8 位先发送至线路上。                          |
| LP TX 信号               |        |                                                                                                                   |
| lptxen_lnck            | input  | 时钟通道 LP 发送使能,高电平有效。                                                                                               |
| do_lptxck_n            | input  | 时钟通道 LP 发送数据输入, n 端。                                                                                              |
| do_lptxck_p            | input  | 时钟通道 LP 发送数据输入, p 端。                                                                                              |
| lptxen_ln<0~3>         | input  | 数据通道<0~3> LP 发送使能,高电平有效。                                                                                          |
| do_lptx<0~3>_n         | input  | 数据通道<0~3> LP 发送数据输入, n 端。                                                                                         |
| do_lptx<0~3>_p         | input  | 数据通道<0~3> LP 发送数据输入, p 端。                                                                                         |
| LP RX 信号               |        |                                                                                                                   |
| lprx_en_ck             | input  | 时钟通道 LP 接收使能,高电平有效。                                                                                               |
| di_lprxck_n            | output | 时钟通道 LP 接收数据输出, n 端。                                                                                              |
| di_lprxck_p            | output | 时钟通道 LP 接收数据输出, p 端。                                                                                              |
| lprx_en_d<0~3>         | input  | 数据通道<0~3> LP 接收使能,高电平有效。                                                                                          |
| di_lprx<0~3>_n         | output | 数据通道<0~3> LP 接收数据输出, n 端。                                                                                         |
| di_lprx<0~3>_p         | output | 数据通道<0~3> LP 接收数据输出, p 端。                                                                                         |

#### 注!

- 物理接口直接连接至 MIPI 专属管脚(参见《<u>UG985, GW5A-25 器件 Pinout 手册</u>》), 例化时不需要连接**,D-PHY RX** 与 **D-PHY TX** 共用 MIPI 专属管脚。
- MIPI D-PHY TX IP 内部例化了一个 D-PHY TX 专用 PLL (PLL 资源参见《<u>UG306</u>, Arora V时钟资源用户指南》 5.1 章节),用于产生所需的时钟。D-PHY TX 以该 PLL 的 VCO 作为参考时钟源,字节时钟由 tx\_clk\_o 引出,频率为:

 $f_{tx\_clk\_o} = < DPHY \ Data \ Rate > / < 8 \ or \ 16 > ;$ 用户自定义时钟由 clkout4 引出,频率为:

 $f_{clkout4} = f_{VCO} / < CLKOUT4 \ Divider \ Factor > 0$ 

#### 注!

 $f_{vco}$ 与 D-PHY Data Rate 不一定相等。

UG296-1.0 28(37)

## 4.1.2 典型时序

#### 图 4-1 MIPI D-PHY TX 典型时序



 $\langle X \rangle = 0, 1, 2 \text{ or } 3$ 

UG296-1.0 29(37)

## 4.1.3 配置说明





#### 1. General 配置框

General 配置框用于配置产生的 IP 设计文件的相关信息。

- Device: 显示已配置的 Device 信息:
- Part Number: 显示已配置的 Part Number 信息:
- Language: 配置产生的 IP 设计文件的硬件描述语言。选择右侧下 拉列表框,选择目标语言,支持 Verilog 和 VHDL;
- Module Name: 配置产生的 IP 设计文件的 Module name。在右侧 文本框可重新编辑模块名称。Module Name 不能与原语名称相同, 若相同,则报出 Error 提示:
- File Name: 配置产生的 IP 设计文件的文件名。在右侧文本框可重新编辑文件名称:
- Create In: 配置产生的 IP 设计文件的目标路径。可在右侧文本框中 重新编辑目标路径,也可通过文本框右侧选择按钮选择目标路径。

#### 2. Common 配置页

- Mode: 选择 8-bits 或者 16-bits 模式;
- TX ENABLE:选择 MIPI D-PHY TX,使能 TX 配置;

UG296-1.0 30(37)

- Clock Enable: 启用或禁用 clock lane;
- Lane 0 Enable: 启用或禁用 data lane 0:
- Lane 1 Enable: 启用或禁用 data lane 1;
- Lane 2 Enable: 启用或禁用 data lane 2;
- Lane 3 Enable: 启用或禁用 data lane 3。
- 3. TX 专属 PLL 配置部分
  - PLL CLKIN Frequency: PLL 输入时钟频率(19~800 MHz);
  - MIPI D-PHY Data Rate: MIPI 单通道速率(200~3200 Mbps);
  - PLL VCO Frequency: PLL VCO 频率提示(800~1600 MHz), 点击 "Calculate" 按钮会更新提示;
  - CLKOUT4 Divider Factor: PLL 输出分频系数(1~128), clkout4 信号最终输出的频率为 VCO 频率除以本分频系数。

#### 4. 端口显示框

端口显示框图显示当前 IP Core 的配置结果,如图 4-2 左侧所示。

UG296-1.0 31(37)

## 4.2 MIPI D-PHY RX IP

## 4.2.1 端口介绍

表 4-2 MIPI D-PHY RX IP 顶层端口

| 端口                     | I/O    | 描述                                   |
|------------------------|--------|--------------------------------------|
| MIPI 物理接口信号 3          |        |                                      |
| ck_n                   | inout  | 时钟通道,差分 n 端。                         |
| ck_p                   | inout  | 时钟通道,差分 p 端。                         |
| d<0~3>_n               | inout  | 数据通道<0~3>,差分 n 端。                    |
| d<0~3>_p               | inout  | 数据通道<0~3>,差分p端。                      |
| 时钟与复位信号                |        |                                      |
| rx_drst_n              | input  | RX 数字部分复位,低电平有效。                     |
| rx clk o <sup>4</sup>  | output | 字节域时钟(Byte Clock),主要的工作时钟;           |
| TX_UIK_U               | output | HS RX 信号大部分同步于该时钟。                   |
| HS RX 信号               | T      |                                      |
| hsrx_en_ck             | input  | 时钟通道 HS 接收使能,高电平有效。                  |
| hsrx_en_d<0~3>         | input  | 数据通道<0~3> HS 接收使能,高电平有效。             |
| hsrx_odten_ck          | input  | 时钟通道端接电阻使能,高电平有效。                    |
| hsrx_odten_d<0~3>      | input  | 数据通道<0~3>端接电阻使能,高电平有效。               |
| d<0~3>ln_hsrxd_vld     | output | 数据通道<0~3> HS 数据有效指示,高电平有效。           |
| d<0~3>ln hsrxd[7/15:0] | output | 数据通道<0~3> HS 数据输出;                   |
|                        |        | 当选择 8-bits 模式位宽为 8,16-bits 模式位宽为 16。 |
| LP RX 信号               | T      |                                      |
| lprx_en_ck             | input  | 时钟通道 LP 接收使能,高电平有效。                  |
| di_lprxck_n            | output | 时钟通道 LP 接收数据输出,n 端。                  |
| di_lprxck_p            | output | 时钟通道 LP 接收数据输出, p 端。                 |
| lprx_en_d<0~3>         | input  | 数据通道<0~3> LP 接收使能,高电平有效。             |
| di_lprx<0~3>_n         | output | 数据通道<0~3> LP 接收数据输出, n 端。            |
| di_lprx<0~3>_p         | output | 数据通道<0~3> LP 接收数据输出, p 端。            |
| LP TX 信号               |        |                                      |
| lptxen_lnck            | input  | 时钟通道 LP 发送使能,高电平有效。                  |
| do_lptxck_n            | input  | 时钟通道 LP 发送数据输入,n端。                   |
| do_lptxck_p            | input  | 时钟通道 LP 发送数据输入, p 端。                 |
| lptxen_ln<0~3>         | input  | 数据通道<0~3> LP 发送使能,高电平有效。             |

UG296-1.0 32(37)

| 端口                      | I/O    | 描述                        |  |  |  |
|-------------------------|--------|---------------------------|--|--|--|
| do_lptx<0~3>_n          | input  | 数据通道<0~3> LP 发送数据输入, n 端。 |  |  |  |
| do_lptx<0~3>_p          | input  | 数据通道<0~3> LP 发送数据输入, p 端。 |  |  |  |
| de-skew 信号 <sup>5</sup> |        |                           |  |  |  |
| d<0~3>In_deskew_req     | input  | 数据通道<0~3> de-skew 请求。     |  |  |  |
| d<0~3>In_deskew_done    | output | 数据通道<0~3> de-skew 完成指示。   |  |  |  |
| d<0~3>In_deskew_error   | output | 数据通道<0~3> de-skew 错误指示。   |  |  |  |

#### 注!

- 物理接口直接连接至 MIPI 专属管脚(参见《<u>UG985, GW5A-25 器件 Pinout 手册</u>》), 例化时不需要连接**;** D-PHY RX 与 D-PHY TX 共用 MIPI 专属管脚。
- 字节时钟由 rx\_clk\_o 引出,正常情况下其频率为:
   f<sub>rx\_clk\_o</sub> = < DPHY Data Rate >/< 8 or 16 >。
   这些信号仅在使能"DESKEW"选项时存在。

## 4.2.2 典型时序

#### 图 4-3 MIPI D-PHY RX 典型时序



 $\langle X \rangle = 0, 1, 2 \text{ or } 3$ 

UG296-1.0 33(37)

## 4.2.3 配置说明

#### 图 4-4 MIPI D-PHY 配置页面(RX)



#### 1. General 配置框

General 配置框用于配置产生的 IP 设计文件的相关信息。

- Device: 显示已配置的 Device 信息:
- Part Number:显示已配置的 Part Number 信息;
- Language: 配置产生的 IP 设计文件的硬件描述语言。选择右侧下 拉列表框,选择目标语言,支持 Verilog 和 VHDL;
- Module Name: 配置产生的 IP 的模块名称。在右侧文本框可重新 编辑。Module Name 不能与原语名称相同,若相同,则报出 Error 提示:
- File Name: 配置产生的 IP 设计文件的文件名。在右侧文本框可重新编辑文件名称:
- Create In: 配置产生的 IP 设计文件的目标路径。可在右侧文本框中 重新编辑目标路径,也可通过文本框右侧选择按钮选择目标路径。

#### 2. Common 配置页

Mode: 选择 8-bits 或者 16-bits 模式;

● RX ENABLE:选择 MIPI D-PHY RX,使能 RX 配置;

UG296-1.0 34(37)

- Clock Enable: 启用或禁用 clock lane;
- Lane 0 Enable: 启用或禁用 data lane 0;
- Lane 1 Enable: 启用或禁用 data lane 1;
- Lane 2 Enable: 启用或禁用 data lane 2;
- Lane 3 Enable: 启用或禁用 data lane 3;
- DESKEW: 启用或禁用 de-skew 信号。

### 3. 端口显示框

端口显示框图显示当前 IP Core 的配置结果,如图 4-4 左侧所示。

UG296-1.0 35(37)

## MIPI D-PHY 速率表

UG296-1.0 36(37)

附录 A MIPI D-PHY 速率表 4.2 MIPI D-PHY RX IP

表 A-1 MIPI D-PHY 速率 (晨熙® (Arora)家族)

| Resolution  | Frame Rate (HZ) | Bits Per Pixel<br>(Bits) | Total<br>Data Rate<br>(Mbps) | Lane<br>Number | Per Lane<br>Bit Rate<br>(Mbps) | Recommended Gearing Ratio (1:N) | Per Lane Fabric<br>Clock (MHz) |
|-------------|-----------------|--------------------------|------------------------------|----------------|--------------------------------|---------------------------------|--------------------------------|
| FHD         | 60              | 8                        | 1188                         | 2              | 594.0                          | 8                               | 74.25                          |
| 1920x1080p  |                 | 10                       | 1485                         | 2              | 742.5                          | 8                               | 92.81                          |
| (2200x1125) |                 | 16                       | 2376                         | 2              | 1188.0                         | 8                               | 148.50                         |
|             |                 | 18                       | 2673                         | 4              | 668.3                          | 8                               | 83.53                          |
|             |                 | 24                       | 3564                         | 4              | 891.0                          | 8                               | 111.38                         |
|             | 120             | 8                        | 2376                         | 2              | 1188.0                         | 8                               | 148.50                         |
|             |                 | 10                       | 2970                         | 4              | 742.5                          | 8                               | 92.81                          |
|             |                 | 16                       | 4752                         | 4              | 1188.0                         | 8                               | 148.50                         |
|             |                 | 18                       | 5346                         | 8              | 668.3                          | 8                               | 83.53                          |
|             |                 | 24                       | 7128                         | 8              | 891.0                          | 8                               | 111.38                         |
| UHD         | 30              | 8                        | 2376                         | 4              | 594.0                          | 8                               | 74.25                          |
| 3840x2160p  |                 | 10                       | 2970                         | 4              | 742.5                          | 8                               | 92.81                          |
| (4400x2250) |                 | 16                       | 4752                         | 4              | 1188.0                         | 8                               | 148.50                         |
|             |                 | 18                       | 5346                         | 8              | 668.3                          | 8                               | 83.53                          |
|             |                 | 24                       | 7128                         | 8              | 891.0                          | 8                               | 111.38                         |
|             | 60              | 8                        | 4752                         | 4              | 1188.0                         | 8                               | 148.50                         |
|             |                 | 10                       | 5940                         | 8              | 742.5                          | 8                               | 92.81                          |
|             |                 | 16                       | 9504                         | 8              | 1188.0                         | 8                               | 148.50                         |

UG296-1.0 37(37)

